题目
信号波形时,断出F1、F2端的波形。
第1题
逻辑功能,并分别用基本逻辑门电路、四选一MUX数据选择器(如图10.91(b))和3-8译码器(如图10.91(c))实现此逻辑电路.
第2题
JK触发器组成图3.3(a)所示电路.试分析电路的逻辑功能.已知电路CLK和A的输入波形如图3.3(b)所示.设Q输出初态为0,画出Q的波形.
第3题
图2.3.5所示电路中,(a)图中的G1、G2均为CMOS门电路;(b)图中G1、G2和G3均为TTL门电路,G4为CMOS门电路。试写出Y1和Y2的逻辑表达式。
第4题
分析如图4-15所示的电路,写出F1、F2的逻辑表达式,列出真值表,说明电路完成的逻辑功能。
第5题
在CMOS门电路中,有时采用图3.5.5所示的方法扩展输入端。试分析图中(a),(b)所示电路的逻辑功能,写出Y的逻辑表达式。假定VDD=10 V,二极管的正向导通压降VD=0.7 V。
第7题
电路如图T3.2所示。
(1)写出X、Y、Z的逻辑表达式,列出真值表。
(2)说明电路的逻辑功能。
第8题
如图题2.6所示的门电路均为TTL门电路,试指出各门电路的输出是什么状态(高电平、低电平或高阻态)。
为了保护您的账号安全,请在“赏学吧”公众号进行验证,点击“官网服务”-“账号验证”后输入验证码“”完成验证,验证成功后方可继续查看答案!