题目
(a)SR锁存器(b)边沿触发的D触发器(c)边沿触发的JK触发器
(d)脉冲触发的K触发器(e)用脉冲触发K触发器接成的T触发器
第1题
画出图P5.9(a)中边沿触发D触发器输出端Q和Q'的电压波形。时钟脉冲CIK和输入端D的电压波形如图P5.9(b)所示。设触发器的初始状态为Q-0。
第2题
下图所示各触发器中,设触发器初始状态为0,并已知时钟脉冲CP的波形如图(b)所示。试画出各触发器输出端Q的波形。
第3题
画出图P5.15(a)中两个T触发器FF1和FF2的输出端Q1和Q2的电压波形。时钟脉冲CLK和输入端T的电压波形如图P5.15(b)所示。设触发器的初始状态均为Q=0。
第4题
画出图P5.1由与非门组成的SR锁存器输出端Q、Q'的电压波形,输入端的电压波形如图中所示.
第5题
画出图P5.10(a)中边沿触发D触发器输出端Q和Q'的电压波形。时钟脉冲CLK和输入端D的电压波形如图P5.10(b)所示。设触发器的初始状态为Q=0。
第6题
画出图P5.2(a)中SR锁存器输出端Q和Q'的电压波形。输入端S'和R'的电压波形如图P5.2(b)所示。
第7题
画出图5.2.1由或非门组成的SR锁存器输出端Q、Q'的电压波形,输入端SD、RD的电压波形如图5.2.1所示。
第8题
画出图P5.7(a)中脉冲触发JK触发器输出端Q和Q'的电压波形。时钟脉冲CLK和输入J、K的电压波形如图P5.7(b)所示。设触发器的初始状态为Q=0。
第10题
异步置零端R´D和输入端J、K的电压波形如图P5.14(b)所示。设触发器的初始状态均为Q=0。
第11题
画出图5.1.1由与非门组成的SR锁存器输出端Q、Q'的电压波形,输入端S'D、R'D的电压波形如图5.1.1所示。
为了保护您的账号安全,请在“赏学吧”公众号进行验证,点击“官网服务”-“账号验证”后输入验证码“”完成验证,验证成功后方可继续查看答案!