题目
A.自同步电路时序信号在局部产生,因此可有效避免高速时钟分布相关问题,及其额外的面积和功耗开销;
B.自同步系统中,数据计算完成后,不需要等待下一个时钟边沿,就可以启动后续的计算。
C.电路延迟取决于实际逻辑计算延迟,因此自同步电路的工作速度取决于整个电路中最长延迟路径。
D.由于每个模块单独控制工作,因此自动关闭未适用模块,功耗得到节省。而同步电路中,时钟网络存在空耗的翻转;
第1题
A.SDH将标准的光接口综合进不同的网元
B.SDH帧结构中安排了大约占信息5%的维护管理比特,使网管功能大大加强
C.SDH采用指针调整技术使时钟产生的抖动降低
D.SDH采用同步复用方式,使上下电路方便
第5题
A.低比特率时,量化信噪比优于PCM。
B.PCM的编码位数少时,量化信噪比优于PCM。
C.量化信噪比总是优于PCM。
D.实现电路简单, 接收端不需要码字同步。
E.不易出现过载现象。
第6题
A.低比特率时,量化信噪比优于PCM。
B.PCM的编码位数少时,量化信噪比优于PCM。
C.量化信噪比总是优于PCM。
D.实现电路简单, 接收端不需要码字同步。
E.不易出现过载现象。
第7题
A.按触发器状态转换的步调分,可以分为同步时序电路与异步时序电路;
B.同步时序电路的缺点是时钟偏移带来时序问题;
C.同步时序电路的优点是时钟偏移带来时序优势;
D.按电路输出信号的特点分,可以分为Mealy时序电路和Moore时序电路;
为了保护您的账号安全,请在“赏学吧”公众号进行验证,点击“官网服务”-“账号验证”后输入验证码“”完成验证,验证成功后方可继续查看答案!